Services on Demand
Journal
Article
Indicators
- Cited by SciELO
- Access statistics
Related links
- Cited by Google
- Similars in SciELO
- Similars in Google
Share
DYNA
Print version ISSN 0012-7353
Abstract
BOLANOS-MARTINEZ, Freddy; EDISON AEDO, José and RIVERA-VELEZ, Fredy. Mapeo estático y dinámico de tareas en sistemas multiprocesador, basados en redes en circuito integrado. Dyna rev.fac.nac.minas [online]. 2014, vol.81, n.185, pp.28-35. ISSN 0012-7353. https://doi.org/10.15446/dyna.v81n185.34867.
Las redes en circuito integrado (NoC) representan un importante paradigma de uso creciente para los sistemas multiprocesador en circuito integrado (MPSoC), debido a su flexibilidad y escalabilidad. Las estrategias de tolerancia a fallos han venido adquiriendo importancia, a medida que los procesos de manufactura incursionan en dimensiones por debajo del micrómetro y la complejidad de los diseños aumenta. Este artículo describe un algoritmo de aprendizaje incremental basado en población (PBIL), orientado a optimizar el proceso de mapeo en tiempo de diseño, así como a encontrar soluciones de mapeo óptimas en tiempo de ejecución, para hacer frente a fallos de único nodo en la red. En ambos casos, los objetivos de optimización corresponden al tiempo de ejecución de las aplicaciones y al ancho de banda pico que aparece en la red. Las simulaciones se basaron en un algoritmo de ruteo XY determinístico, operando sobre una topología de malla 2D para la NoC. Los resultados obtenidos son prometedores. El algoritmo propuesto exhibe un desempeño superior a otras técnicas reportadas cuando el tamaño del problema aumenta.
Keywords : Mapeo de tareas; Sistemas integrados multiprocesador (MPSoC); Redes en circuito integrado (NoC); Aprendizaje incremental basado en población (PBIL).