SciELO - Scientific Electronic Library Online

 
vol.17 issue1Using Threats to Validity to Replicate Experiments in Requirements Elicitation SoftwareAlgorithm Implementation in High-Fidelity Digital Audio Effects Using Programmable Hardware author indexsubject indexarticles search
Home Pagealphabetic serial listing  

Services on Demand

Journal

Article

Indicators

Related links

  • On index processCited by Google
  • Have no similar articlesSimilars in SciELO
  • On index processSimilars in Google

Share


Ingeniería y Universidad

Print version ISSN 0123-2126

Abstract

SANDOVAL-RUIZ, Cecilia Esperanza  and  FEDON-ROVIRA, Antonio. Ing. Univ. [online]. 2013, vol.17, n.1, pp.77-91. ISSN 0123-2126.

Este artículo presenta la configuración paramétrica de un codificador Reed Solomon, mediante lenguaje descriptor de hardware VHDL, orientado a aplicaciones de radio cognitivo, sobre dispositivos FPGA, los cuales soportan la reconfiguración del hardware. A través de un módulo de selección de parámetros diseñado en VHDL y una arquitectura modular, con concatenación de etapas y señales habilitadoras, se permite configurar en el hardware el número de símbolos de información en los RS(255,k), pues son codificadores ampliamente manejados en diversos protocolos de comunicación. En el diseño del codificador, se estableció un modelo basado en la arquitectura de sus componentes; se realizaron las simulaciones y la estimación del consumo de recursos, ofrecidos por la herramienta ISE 11 de Xilinx, y se estudiaron los esquemáticos resultantes, con lo cual se validó el desempeño y profundidad lógica del circuito desarrollado. Así se obtuvo un diseño reconfigurable basado en un modelo de habilitación de etapas, lo que ofrece una alta eficiencia en cuanto a recursos de síntesis.

Keywords : Codificador Reed Solomon; reconfigu-rable; VHDL; FPGA; radio cognitivo.

        · abstract in English | Portuguese     · text in Spanish     · Spanish ( pdf )