SciELO - Scientific Electronic Library Online

 
vol.75 número156VALIDACIÓN DE SOLUCIONES OBTENIDAS PARA EL PROBLEMA DEL DESPACHO HIDROTÉRMICO DE MÍNIMO COSTO EMPLEANDO LA PROGRAMACIÓN LINEAL BINARIA MIXTAIDENTIFICACIÓN DE SISTEMAS DE EXCITACIÓN: ANÁLISIS DETALLADO DE METODOLOGÍA Y RESULTADOS índice de autoresíndice de materiabúsqueda de artículos
Home Pagelista alfabética de revistas  

Servicios Personalizados

Revista

Articulo

Indicadores

Links relacionados

  • En proceso de indezaciónCitado por Google
  • No hay articulos similaresSimilares en SciELO
  • En proceso de indezaciónSimilares en Google

Compartir


DYNA

versión impresa ISSN 0012-7353versión On-line ISSN 2346-2183

Resumen

BOLANOS, FREDDY  y  BERNAL, ÁLVARO. UNA IMPLEMENTACIÓN HARDWARE OPTIMIZADA PARA EL OPERADOR EXPONENCIACIÓN MODULAR. Dyna rev.fac.nac.minas [online]. 2008, vol.75, n.156, pp.55-63. ISSN 0012-7353.

Este documento muestra la optimización del operador Exponenciación Modular, aprovechando la gran flexibilidad de diseño que ofrecen el lenguaje VHDL y los dispositivos tipo FPGA. Debido a que el diseño se hace en un entorno limitado en hardware, la función de costo usada para la optimización considera tanto el tiempo de ejecución (desempeño) del operador, como el área ocupada por el mismo. La optimización se hace teniendo en cuenta tres alternativas distintas para la implementación del operador. Finalmente se comparan estas alternativas en términos de las funciones de costo asociadas a cada una y se discute la viabilidad de su implementación en entornos específicos.

Palabras clave : Criptografía; Aritmética Modular; Lenguaje VHDL; FPGA.

        · resumen en Inglés     · texto en Español     · Español ( pdf )

 

Creative Commons License Todo el contenido de esta revista, excepto dónde está identificado, está bajo una Licencia Creative Commons